Pretražite po imenu i prezimenu autora, mentora, urednika, prevoditelja

Napredna pretraga

Pregled bibliografske jedinice broj: 922302

FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila


Laznibat, Ivan
FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila, 2017., diplomski rad, diplomski, Fakultet elektrotehnike i računarstva, Zagreb


CROSBI ID: 922302 Za ispravke kontaktirajte CROSBI podršku putem web obrasca

Naslov
FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila
(FPGA Implementation of Multiplierless Digital Down Converter)

Autori
Laznibat, Ivan

Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad, diplomski

Fakultet
Fakultet elektrotehnike i računarstva

Mjesto
Zagreb

Datum
07.07

Godina
2017

Stranica
52

Mentor
Petrinović, Davor

Neposredni voditelj
Molnar, Goran

Ključne riječi
DDC ; CIC ; SCIC ; SCIC kompenzator ; kanalski filter ; FPGA
(DDC ; CIC ; SCIC ; SCIC compensator ; channel filter ; FPGA)

Sažetak
U ovom radu opisana je kratka teoretska pozadina o sustavu za digitalnu konverziju frekvencije uzorkovanja (eng. Digital down converter, DDC). Sustav se sastoji od kaskade: polinomijalno izoštrenog CIC decimatora (SCIC), SCIC kompenzatora i filtra kanala. Najčešća primjena DDC sustava je u programski definiranom radiju. Napravljen je model sustava u Matlabu te su uspoređena dva ekvivalentna primjera DDC-a: s i bez polinomijalnog izoštravanja. Napravljen je RTL model u VHDL i odgovarajuće ispitno okruženje gdje je model ispitan.

Izvorni jezik
Hrvatski

Znanstvena područja
Elektrotehnika, Računarstvo



POVEZANOST RADA


Projekti:
0036054
HRZZ-IP-2014-09-2625 - Iznad Nyquistove granice (BeyondLimit) (Seršić, Damir, HRZZ ) ( CroRIS)

Ustanove:
Fakultet elektrotehnike i računarstva, Zagreb

Profili:

Avatar Url Goran Molnar (mentor)

Avatar Url Davor Petrinović (mentor)

Poveznice na cjeloviti tekst rada:

Pristup cjelovitom tekstu rada

Citiraj ovu publikaciju:

Laznibat, Ivan
FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila, 2017., diplomski rad, diplomski, Fakultet elektrotehnike i računarstva, Zagreb
Laznibat, I. (2017) 'FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila', diplomski rad, diplomski, Fakultet elektrotehnike i računarstva, Zagreb.
@phdthesis{phdthesis, author = {Laznibat, Ivan}, year = {2017}, pages = {52}, keywords = {DDC, CIC, SCIC, SCIC kompenzator, kanalski filter, FPGA}, title = {FPGA implementacija digitalnog pretvara\v{c}a frekvencije bez upotrebe mno\v{z}ila}, keyword = {DDC, CIC, SCIC, SCIC kompenzator, kanalski filter, FPGA}, publisherplace = {Zagreb} }
@phdthesis{phdthesis, author = {Laznibat, Ivan}, year = {2017}, pages = {52}, keywords = {DDC, CIC, SCIC, SCIC compensator, channel filter, FPGA}, title = {FPGA Implementation of Multiplierless Digital Down Converter}, keyword = {DDC, CIC, SCIC, SCIC compensator, channel filter, FPGA}, publisherplace = {Zagreb} }




Contrast
Increase Font
Decrease Font
Dyslexic Font