Pretražite po imenu i prezimenu autora, mentora, urednika, prevoditelja

Napredna pretraga

Pregled bibliografske jedinice broj: 594078

FPGA implementacija CIC filtra s poboljšanom selektivnošću


Dvoršćak, Ivica
FPGA implementacija CIC filtra s poboljšanom selektivnošću, 2012., diplomski rad, Fakultet elektrotehnike i računarstva, Zagreb


CROSBI ID: 594078 Za ispravke kontaktirajte CROSBI podršku putem web obrasca

Naslov
FPGA implementacija CIC filtra s poboljšanom selektivnošću
(FPGA implementation of sharpened CIC filter)

Autori
Dvoršćak, Ivica

Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad

Fakultet
Fakultet elektrotehnike i računarstva

Mjesto
Zagreb

Datum
20.09

Godina
2012

Stranica
82

Mentor
Vučić, Mladen

Neposredni voditelj
Molnar, Goran

Ključne riječi
CIC filtar; CIC decimator; poboljšana selektivnost; programabilna logička polja; FPGA
(CIC filter; CIC decimator; sharpening; field programmable gate arrays; FPGA)

Sažetak
Sklopovi za smanjenje frekvencije uzoraka obično koriste CIC (cascaded integrator-comb) filtar u prvom stupnju pretvorbe. To je posljedica njegove učinkovite strukture koja ne koristi množila. Međutim, amplitudna karakteristika CIC filtra ima značajan propad amplitude u području propuštanja, koji nije poželjan u mnogim aplikacijama. Ovaj propad se može smanjiti promjenom klasične CIC strukture ili spajanjem dodatnog filtra, zvanog kompenzator, u kaskadu s CIC decimatorom. Prvi pristup temelji se na tehnici poboljšanja selektivnosti. U programski izvedenim prijemnicima koji koriste visoki stupanj decimacije obično se koristi kompenzator, dok se u prijemnicima koji koriste niske stupnjeve decimacije obično koristi tehnika poboljšanja selektivnosti. Budući prijemnici s niskim stupnjem decimacije izvode obradu signala na visokim frekvencijama uzoraka, poželjno je da se u implementaciji CIC filtra s poboljšanom selektivnošću ne koriste množila. U ovom radu je opisana FPGA implementacija CIC filtra s poboljšanom selektivnošću. Opisana je metoda za određivanje širina riječi u pojedinom stupnju filtra. Razvijen je generički RTL model decimatora, te je opisana njegova verifikacija i implementacija na FPGA sklopovlje.

Izvorni jezik
Hrvatski

Znanstvena područja
Elektrotehnika



POVEZANOST RADA


Projekti:
036-0362214-2217 - Razvoj i implementacija učinkovitih postupaka za digitalnu obradu signala (Vučić, Mladen, MZO ) ( CroRIS)

Ustanove:
Fakultet elektrotehnike i računarstva, Zagreb

Profili:

Avatar Url Mladen Vučić (mentor)

Avatar Url Goran Molnar (mentor)


Citiraj ovu publikaciju:

Dvoršćak, Ivica
FPGA implementacija CIC filtra s poboljšanom selektivnošću, 2012., diplomski rad, Fakultet elektrotehnike i računarstva, Zagreb
Dvoršćak, I. (2012) 'FPGA implementacija CIC filtra s poboljšanom selektivnošću', diplomski rad, Fakultet elektrotehnike i računarstva, Zagreb.
@phdthesis{phdthesis, author = {Dvor\v{s}\'{c}ak, Ivica}, year = {2012}, pages = {82}, keywords = {CIC filtar, CIC decimator, pobolj\v{s}ana selektivnost, programabilna logi\v{c}ka polja, FPGA}, title = {FPGA implementacija CIC filtra s pobolj\v{s}anom selektivno\v{s}\'{c}u}, keyword = {CIC filtar, CIC decimator, pobolj\v{s}ana selektivnost, programabilna logi\v{c}ka polja, FPGA}, publisherplace = {Zagreb} }
@phdthesis{phdthesis, author = {Dvor\v{s}\'{c}ak, Ivica}, year = {2012}, pages = {82}, keywords = {CIC filter, CIC decimator, sharpening, field programmable gate arrays, FPGA}, title = {FPGA implementation of sharpened CIC filter}, keyword = {CIC filter, CIC decimator, sharpening, field programmable gate arrays, FPGA}, publisherplace = {Zagreb} }




Contrast
Increase Font
Decrease Font
Dyslexic Font