Pregled bibliografske jedinice broj: 478724
FPGA implementacija CORDIC algoritma
FPGA implementacija CORDIC algoritma, 2010., diplomski rad, diplomski, Fakultet elektrotehnike i računarstva, Zagreb
CROSBI ID: 478724 Za ispravke kontaktirajte CROSBI podršku putem web obrasca
Naslov
FPGA implementacija CORDIC algoritma
(FPGA implementation of CORDIC algorithm)
Autori
Subotić, Bojan
Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad, diplomski
Fakultet
Fakultet elektrotehnike i računarstva
Mjesto
Zagreb
Datum
14.07
Godina
2010
Stranica
128
Mentor
Vučić, Mladen
Neposredni voditelj
Molnar, Goran
Ključne riječi
CORDIC; FPGA; amplitudni demodulator; frekvencijski demodulator; generator sinusa
(CORDIC; FPGA; VHDL; amplitude demodulator; frequency demodulator; sine wave generator)
Sažetak
Ovaj rad sadržava detaljan opis CORDIC algoritma kao i moguće načine na koji se ovaj algoritam može implementirati u FPGA sklopu. U implementaciji je korišten Xilinx-ov Spartan 3 FPGA sklop. Razvijene su dvije komponente koje kao jezgru koriste CORDIC algoritam. To su generator sinusnih valnih oblika i amplitudno-frekvencijski demodulator. Generator valnih oblika je izveden s protočnom arhitekturom kako bi se generirali uzorci sa svakim periodom signala takta. Demodulator izveden pomoću CORDIC jezgre ima dvojaku funkciju – amplitudnu i frekvencijsku demodulaciju. Razvijeni demodulatori uspoređeni su sa postojećim FPGA demodulatorima. Pokazano je da su CORDIC demodulatori puno učinkovitiji.
Izvorni jezik
Hrvatski
Znanstvena područja
Elektrotehnika, Računarstvo
POVEZANOST RADA
Projekti:
036-0362214-2217 - Razvoj i implementacija učinkovitih postupaka za digitalnu obradu signala (Vučić, Mladen, MZO ) ( CroRIS)
Ustanove:
Fakultet elektrotehnike i računarstva, Zagreb