Pretražite po imenu i prezimenu autora, mentora, urednika, prevoditelja

Napredna pretraga

Pregled bibliografske jedinice broj: 466639

CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova


Vidović, Ivo
CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova, 2009., diplomski rad, preddiplomski, Fakultet elektrotehnike i računarstva, Zagreb


CROSBI ID: 466639 Za ispravke kontaktirajte CROSBI podršku putem web obrasca

Naslov
CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova
(Differential Cascode Voltage Switch CMOS Adder)

Autori
Vidović, Ivo

Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad, preddiplomski

Fakultet
Fakultet elektrotehnike i računarstva

Mjesto
Zagreb

Datum
17.07

Godina
2009

Stranica
38

Mentor
Butković, Željko

Ključne riječi
poluzbrajalo; potpuno zbrajalo; PSpice; CMOS tehnologija; vrijeme kašnjenja; topologija CMOS sklopova; Microwind
(Half–adder; Full–adder; PSpice; CMOS technology; Delay time; CMOS circuit layout; Microwind)

Sažetak
U ovom radu je trebalo projektirati 4–bitovno DCVSL zbrajalo. Prvo je trebalo analizirati rad sklopa uz pomoc programa PSpice i to na nacin da su se mijenjale širine kanala pojedinih tranzistora. Nakon što su bile podešene optimalne širine kanala za što brži rad sklopa za zbrajanje, slijedi dio u kojem se sklop crta topološki u programu Microwind. Nakon toga se ekstrahira prospojna lista za program PSpice kako bi se mogla ponoviti analiza, ali ovaj put uz ukljucene parazitne kapacitete prospojnih linija. Nakon obje analize se ustanovilo to da parazitni kapaciteti prospojnih linija imaju malen, ali nezanemariv ucinak na brzinu rada sklopa.

Izvorni jezik
Hrvatski

Znanstvena područja
Elektrotehnika



POVEZANOST RADA


Ustanove:
Fakultet elektrotehnike i računarstva, Zagreb

Profili:

Avatar Url Željko Butković (mentor)


Citiraj ovu publikaciju:

Vidović, Ivo
CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova, 2009., diplomski rad, preddiplomski, Fakultet elektrotehnike i računarstva, Zagreb
Vidović, I. (2009) 'CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logičkih sklopova', diplomski rad, preddiplomski, Fakultet elektrotehnike i računarstva, Zagreb.
@phdthesis{phdthesis, author = {Vidovi\'{c}, Ivo}, year = {2009}, pages = {38}, keywords = {poluzbrajalo, potpuno zbrajalo, PSpice, CMOS tehnologija, vrijeme ka\v{s}njenja, topologija CMOS sklopova, Microwind}, title = {CMOS zbrajalo temeljeno na primjeni diferencijskih kaskodnih logi\v{c}kih sklopova}, keyword = {poluzbrajalo, potpuno zbrajalo, PSpice, CMOS tehnologija, vrijeme ka\v{s}njenja, topologija CMOS sklopova, Microwind}, publisherplace = {Zagreb} }
@phdthesis{phdthesis, author = {Vidovi\'{c}, Ivo}, year = {2009}, pages = {38}, keywords = {Half–adder, Full–adder, PSpice, CMOS technology, Delay time, CMOS circuit layout, Microwind}, title = {Differential Cascode Voltage Switch CMOS Adder}, keyword = {Half–adder, Full–adder, PSpice, CMOS technology, Delay time, CMOS circuit layout, Microwind}, publisherplace = {Zagreb} }




Contrast
Increase Font
Decrease Font
Dyslexic Font