Pregled bibliografske jedinice broj: 451367
Direktna digitalna sinteza iznimno visoke točnosti
Direktna digitalna sinteza iznimno visoke točnosti, 2009., diplomski rad, Fakultet elektrotehnike i računarstva, Zagreb
CROSBI ID: 451367 Za ispravke kontaktirajte CROSBI podršku putem web obrasca
Naslov
Direktna digitalna sinteza iznimno visoke točnosti
(Direct digital sythesis of very high accuracy)
Autori
Šipić, Antonela
Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad
Fakultet
Fakultet elektrotehnike i računarstva
Mjesto
Zagreb
Datum
22.10
Godina
2009
Stranica
69
Mentor
Petrinović, Davor
Neposredni voditelj
Petrinović, Davor
Ključne riječi
direktna digitalna sinteza; generator sinusnog signala; točnost; fazna rezolucija; fazni akumulator; VHDL; programabilna logička polja; FPGA; kubični splajn model
(Direct digital synthesis; Sine signal generator; Accuracy; Phase resolution; Phase accumulator; VHDL; Field programmable gate arrays; FPGA; Cubic spline model)
Sažetak
U okviru diplomskog rada potrebno je realizirati sklop za direktnu digitalnu sintezu sinusnog signala vrlo visoke točnosti korištenjem FPGA programabilnih logičkih polja. Sintezu temeljiti na klasičnom konceptu direktne digitalne sinteze sa faznim akumulatorom rezolucije 32 bita. Pretvorbu trenutne faze u vrijednost sinusnog uzorka provesti korištenjem po odsječcima polinomialnog modela treće reda. Za izračun koeficijenata modela koristiti B-spline interpolaciju. Ulaz u sklop za pretvorbu faze u amplitudu su najviših 28-bita fazne riječi, a izlazna rezolucija sinusnog uzorka mora biti 32 bita. Točnost sustava mora biti barem 30 bita. Cijeli sustav razviti u VHDL jeziku, te implementirati na Xilinx FPGA sklopovima (Spartan 3A ili Virtex). Radi ostvarenja čim veće brzine rada, sustav izgraditi korištenjem protočne strukture. Broj odsječaka polinomialnog modela odabrati na način na svi kvantizirani koeficijenti modela prvog kvadranta sinusne funkcije stanu u jedan BlockRAM sklop. Diskutirati svojstva implementiranog dizajna, sa stanovišta složenosti (zauzeća logičkih resursa), kao i maksimalnog radnog takta. Točnost sustava provjeriti simulacijom i usporedbom rezultata s referentnim kodom u Matlabu.
Izvorni jezik
Hrvatski
Znanstvena područja
Elektrotehnika, Računarstvo
POVEZANOST RADA
Projekti:
0036054
Ustanove:
Fakultet elektrotehnike i računarstva, Zagreb
Profili:
Davor Petrinović
(mentor)