Pregled bibliografske jedinice broj: 1184062
Projektiranje napajanja pasivnog čvora za primjene u radio-frekvencijskoj identifikaciji
Projektiranje napajanja pasivnog čvora za primjene u radio-frekvencijskoj identifikaciji, 2018., diplomski rad, preddiplomski, Fakultet elektrotehnike i računarstva, Zagreb
CROSBI ID: 1184062 Za ispravke kontaktirajte CROSBI podršku putem web obrasca
Naslov
Projektiranje napajanja pasivnog čvora za primjene u
radio-frekvencijskoj identifikaciji
(Design of power supply circuit for passive RFID tag)
Autori
Mikulić, Filip
Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad, preddiplomski
Fakultet
Fakultet elektrotehnike i računarstva
Mjesto
Zagreb
Datum
13.07
Godina
2018
Stranica
28
Mentor
Koričić, Marko
Ključne riječi
CMOS ; ispravljač ; NMOS ; PMOS ; MOSFET ; nabojska pumpa ; RFID ; komparator ; djelilo napona ; upravljanje potrošnjom
(CMOS ; rectifier ; NMOS ; PMOS ; MOSFET ; charge pump ; RFID ; comparator ; voltage divider ; power management)
Sažetak
U radu je projektiran sklop za napajanje pasivnog RFID čvora u 0, 35 um-skoj CMOS tehnologiji. Nakon analize diodnog spajanja tranzistora na dva načina odlučeno je koji je način spajanja najefikasniji. Nakon toga analizirana je izvedba nabojske pumpe korištenjem NMOS i PMOS tranzistora. Odabrana je verzija sa jednim PMOS i jednim NMOS tranzistorom. Također je analiziran utjecaj kapaciteta skladišnog kondenzatora i dimenzija tranzistora u ispravljaču na karakteristike ispravljača te je određena konfiguracija konačne verzije sklopa. Sklop za upravljanje potrošnjom implementiran je kao komparator napona s naponskim djelilom. Komparator napona je izveden kao operacijsko pojačalo bez povratne veze. Realizirane su dvije vrste komparatora s dvije razine i povratnom vezom te uspoređene po najbitnijim karakteristikama za ovaj rad. Naponsko djelilo je implementirano PMOS tranzistorima u zasićenju. Projektirani sklop za upravljanje napajanjem regulira iznos napona napajanja između 3, 604 V i 2, 494 V te troši struju 160 nA i ima propagacijsko kašnjenje t_dVN = 0, 33 us i t_dNV = 0, 48 us. Konačna verzija sklopa troši 487, 84 nW snage. Demonstrirana je funkcionalnost sklopa za različite iznose tereta te kondenzatora za skladištenje energije.
Izvorni jezik
Hrvatski
Znanstvena područja
Elektrotehnika
POVEZANOST RADA
Ustanove:
Fakultet elektrotehnike i računarstva, Zagreb
Profili:
Marko Koričić
(mentor)