Napredna pretraga

Pregled bibliografske jedinice broj: 864704

PROGRAMSKI MODEL ARITMETIČKO-LOGIČKE JEDINICE MIKROPROCESORA


Toth, Goran
PROGRAMSKI MODEL ARITMETIČKO-LOGIČKE JEDINICE MIKROPROCESORA 2015., diplomski rad, diplomski, Elektrotehnički fakultet Osijek, Osijek


Naslov
PROGRAMSKI MODEL ARITMETIČKO-LOGIČKE JEDINICE MIKROPROCESORA
(Programming model arithmetic-logic unit microprocessor)

Autori
Toth, Goran

Vrsta, podvrsta i kategorija rada
Ocjenski radovi, diplomski rad, diplomski

Fakultet
Elektrotehnički fakultet Osijek

Mjesto
Osijek

Datum
30.06

Godina
2015

Stranica
55

Mentor
Hocenski, Željko

Ključne riječi
8-bitna aritmetičko-logička jedinica, VHDL, FPGA, Nexys 3
(8-bit arithmetic logic unit, VHDL, FPGA, Nexys 3)

Sažetak
U ovom diplomskom radu upotrebom VHDL-a dizajniran je programski model 8-bitne aritmetičko-logičke jedinice mikroprocesora. Za dizajniranje i verifikaciju programskog modela, korišten je Xilinx ISE 14.7 programski paket te razvojni sustav Nexys 3. Realizirana je 21 različita operacija (aritmetičke operacije, logičke operacije, operacije pomaka i operacije usporedbe). Simulacija je provedena za niz testnih slučajeva koji su pokazali ispravan rad. Za potrebe testiranja modela implementiranog na razvojni sustav, dizajnirano je testno sučelje koje omogućava unos podataka putem tipkovnice i prikaz rezultata na 7- segmentnim pokaznicima. Implementirani model je testiran korištenjem istih testnih slučajeva kao za simulaciju i na taj način je dokazan ispravan rad.

Izvorni jezik
Hrvatski

Znanstvena područja
Računarstvo



POVEZANOST RADA


Ustanove
Fakultet elektrotehnike, računarstva i informacijskih tehnologija Osijek