Nalazite se na CroRIS probnoj okolini. Ovdje evidentirani podaci neće biti pohranjeni u Informacijskom sustavu znanosti RH. Ako je ovo greška, CroRIS produkcijskoj okolini moguće je pristupi putem poveznice www.croris.hr
izvor podataka: crosbi !

Implementacija IIR filtara na FPGA sklopovlju (CROSBI ID 380100)

Ocjenski rad | diplomski rad

Plesivčak, Zoran Implementacija IIR filtara na FPGA sklopovlju / Vučić, Mladen (mentor); Molnar, Goran (neposredni voditelj). Zagreb, Fakultet elektrotehnike i računarstva, . 2013

Podaci o odgovornosti

Plesivčak, Zoran

Vučić, Mladen

Molnar, Goran

hrvatski

Implementacija IIR filtara na FPGA sklopovlju

U radu je opisana implementacija vremenski diskretnih filtara s beskonačnim impulsnim odzivom (IIR) čiji su koeficijenti zadani u konačnoj preciznosti. Pritom su razmotreni slučajevi u kojima su koeficijenti prijenosne funkcije zapisani kao dvojni komplementi odnosno kao sume potencija broja dva (SPT). Razvijen je fizički ostvariv model IIR filtra s proizvoljnim brojem polova i nultočaka prijenosne funkcije. Ovisno o zapisu koeficijenata prijenosne funkcije, množenje je izvedeno korištenjem ugrađenih množila ili zbrajala. Model filtra razvijen je u jeziku VHDL, te je optimiran za implementaciju na programabilnim logičkim poljima (FPGA). Razvijeno je odgovarajuće ispitno okruženje te je provedena verifikacija modela.

vremenski diskretan filtar s beskonačnim impulsnim odzivom; IIR filtar; implementacija u konačnoj preciznosti; programabilna logička polja; FPGA

nije evidentirano

engleski

FPGA implementation of IIR filters

nije evidentirano

discrete-time filter with infinite impulse response; IIR filter; fixed-point implementation; field programmable gate arrays; FPGA

nije evidentirano

Podaci o izdanju

170

27.09.2013.

obranjeno

Podaci o ustanovi koja je dodijelila akademski stupanj

Fakultet elektrotehnike i računarstva

Zagreb

Povezanost rada

Elektrotehnika, Računarstvo